今天给各位分享建筑电气职称笔试题的知识,其中也会对建筑电气试题及答案进行解释,如果能碰巧解决你现在面临的问题,别忘了关注本站,现在开始吧!
添加微信好友, 获取更多信息
复制微信号
本文目录一览:
求电力设计院 *** 笔试题目
一般不会出很难得题目吧,最基本的像短路电流计算,根据数据选择电缆、开关,参考的规范等等。
电气工程师面试笔试题
电气专业试题(共100分)
1. 请简述变压器并列运行的条件有哪些?(5分)
1、 相同额定电压
2、 Ud%相差不大于10%
3、 组别相同
2. 变压器在安装前需检查哪些内容?(5分)
1、 变压器有无漏油现象
2、 变压器瓷瓶有无破损裂纹现象
3、 变压器的特性试验,包含(直阻,绝缘,耐压,变比,容量)
4、 除去灰尘
3. 普通微机线路保护中的三段保护指的是什么?(5分)
电流速断、
限时电流速断
过电流保护
4. 并联电容器在电力系统中的作用是什么?(5分)
1、 补偿感性电流
2、 提高电网电压
3、 抑制谐波
5. 导电膏有哪些作用?主要应用于哪些方面?使用导电膏有那些注意事项?(5分)
导电膏可以保护导体的接触面不被氧化,主要应用于铜排搭接面处、隔离开关咬合处。导电膏涂抹要均匀,不能涂抹太厚,注意美观。
6. 一台500kVA的10kV欧变,如果选用津低的框架式开关作为主进开关,参数和型号应该如何选择?(5分)
ATW30-1000 抽屉式开关 *** ,操作电源AC220V,标准控制模块。
7. 开关柜仪表门上的分合闸按钮和指示灯按什么顺序排列?分别是什么颜色?(5分)
指示灯 黄红绿 储能、合位、分位
按钮 绿红 合闸、分闸
8. 开关柜中的五防包括那些内容?(5分)
1. 防带负荷拉合隔离开关;
2. 防误拉合断路器;
3. 防带电挂地线;
4. 防带地线合闸;
5. 防误入带电间隔。
9. 请画出两按钮方式的交流接触器控制回路原理图。(5分)
10. 欧式电缆分支箱和美式电缆分支箱有什么区别?(5分)
1、额定电流的区别:欧式电缆分支箱为630A,美式电缆分支箱为600A。
2、电缆头的区别:欧式电缆分支箱采用欧式电缆头,欧式电缆头分可触摸和不可触摸两种,美式电缆分支箱采用美式电缆头,只有可触摸。
3、安装方式:欧式电缆分支箱采用的母排为穿墙套管形式,美式电缆分支箱采用的母排为异形母排。
11. 两台主变的35kV变电站,如果采用安通尼的保护装置,主变保护应该如何进行配置?需要几台保护装置?(5分)
设置高后备、变压器差动、开关量信号的测量控制投切的测控装置,也有加低后备
ASB225B高后备 AST211差动 ASR-221测控,如果需要可以增加一台低后备
ASB225B
12. 10kV和35kV的安全距离是多少(分别叙述相间、相对地、断口)?(5分)
电压等级 相间 相对地 断口
10kV 125mm 125mm 125 mm
35 kV 300 mm 300 mm 300 mm
13. 请简述10kV和35kV开关柜主回路和变压器工频耐压值(分别叙述相间、相对地、断口)?(5分)
电压等级 主回路相间 主回路相对地 主回路断口 变压器
10kV 42 kV 42 kV 48 kV 35kV
35 kV 95kV 95 kV 118 kV 65kV
14. 请简述断路器、负荷开关、隔离开关的区别是什么?(5分)
断路器用在分开短路电流和操作较频繁的地方,价格高
负荷开关只能分开额定电流,用在不频繁操作且可以正常分断电流的地方,于熔断器配合,用在保护变压器等的地方
隔离开关只做为分开线路作用,给人操作时一个明显的断开点
15. 变电站的“五遥”分别是什么?(5分)
遥控,遥测、遥信、遥调、遥视
16. 电力系统接地方式有哪些?(5分)
低压一般直接接地、10kV一般不接地、35kV不接地或经高阻接地,以及经过消弧线圈接地(或接地变)
17. 请简述电流互感器精度等级的含义,0.2S/0.5/10P10? (5分)
0.2S指0.2%精度且可以满足一定的磁通过饱余量
0.5指精度为0.5%
10P10精度为10%过载倍数为10倍
18. 我公司普通欧式箱变的防护等级是多少?含义是什么?(5分)
IP33
19. 使用电流互感器接线应该注意什么?(5分)
电流互感器接线应不能开路,防止产生高电压
20. 请简述35kV常规变电站应该配置的保护种类?(5分)
1、 变电站应设置变压器保护差动、高后备、低后备、变压器的测量和控制调压
2、 35kV进线设置线路保护或进线备投装置
3、 10kV或35kV有分段设分段备投装置
4、 10kV设线路保护
5、 10kV电容保护
6、 35kV或10kV设站用变保护
机械专业试题(100分)
21. XGN-12型电缆进线柜(带上下隔离和上接地开关),简述停电操作顺序?(5分)
分闸顺序:按钮或开关分断路器,操作盘下隔离、上隔离、上接地、下接地,操作完成后闭锁下门的打开,开下门,直拨锁打开后开后门,(也可后门封死)
22. 设计冷冲压零件,你综合考虑过钢板的材料利用率吗?应该达到多少?(2分)
23. 请用制图符号标注出45号钢的一般淬火要求(洛氏硬度)。(2分)
要求HRC52~60
24. 普通M10螺母(GB41-86)高度约是多少?配用普通平垫圈的厚度约为多少?配用弹簧垫圈的厚度约为多少?(3分)
25. 机械零件设计:开关柜联动门锁设计。已知:门宽:750mm,门高:820mm,弯形高度30mm。要求三点缩紧,开启和锁门方便,请画出草图(请注意画图规范,用CAXA在下空中贴图)。(5分)
26. 10kV欧式箱变,框架总高度2050mm的箱体内,能够安装的更大高度的柜体是多少?如何计算?(5分)
1800,2050-上下槽钢100=1950-翻遍2*25=1900
故应该更大高度不能大于1800
27. 请说明我公司使用的两台数控冲床的吨位?工位数?(8分)
28. 请说明我公司使用的两台折弯机的吨位数?(4分)
10吨和6吨
29. 简述螺栓连接时螺母的朝向要求?(2分)
螺母朝向操作侧
30. 请简述目前我公司欧变产品中使用的执手锁存在的问题,如何进行改进?(5分)
锁盒的体积较大,占用了箱变的空间,容易碰到高低压柜,压缩锁盒的厚度,改进锁杆的安装方式,尽量掩藏到门板内
31. 请简述氩弧焊的工作原理?(2分)
氩气喷在焊接面保护焊接处不受空气氧化,
32. 你认为做一个欧变箱体项目,你应该输出什么图纸和文件?(5分)
1、 图纸目录2、底架图3、框架图4、门板图(门板有通用图,需要做说明)
5、隔板图6、计量箱等特殊单元的安装板图
33. 请说明以下标注的意义?(5分)
14.现有一台4000A进线开关柜,柜宽1400,采用硬母线架空进线。由于电流的涡流效应,需在进线处做防涡流处理。请提供母线规格并说明用几层母线和涡流处理材料的型号和规格。(3分)
15.简述铠装式金属封闭开关设备和箱式金属封闭开关设备的特点。(6分)
开关柜全用钢板 *** 的为金属封闭开关设备,如XGN柜
箱式金属封板开关设备需要在开关柜外设箱体,如箱式环网柜
16.焊缝尺寸符号及数据标注原则是什么?(5分)
17.碳素结构钢国家标准规定的牌号?我公司常用的碳素结构钢牌号是什么?(6分)
Q235
18.主母线为TMY2(120*10),下引母线为TMY60*10,写出采用的连接螺栓规格,母线上的连接孔大小和距离是多少?(3分)
19.SPCC——表示一般冷轧碳素钢薄板及钢带,相当于中国 牌号,SPCC 是 牌号。(4分)
20.如果你着手设计1台欧式箱变,你希望电气设计人员给你提供什么信息?(5分)
一次图、平面布置图、配件要求(风机数量、变压器安装尺寸及要求)
21.隔离开关安装设计需要的注意事项?(5分)
1、隔离开关应能比较容易操作,隔离操作机构更改操作灵活
2、隔离开关安装应能在操作侧看到明显的断开点
3、隔离开关静刀动刀应能保持良好的接触达到一定的冲击的电流要求
4、隔离开关的绝缘能达到国标的要求
22.请设计出你心目中的更好用,最美观的锁杆支架?CAXA在下空中贴图(10分)
说明:1、安装方式采用门板拉螺母后,增加垫平适当调节将支架安装在上面
2、 支架中间有空当可以包围住拉螺母多出来的部分
3、 采用铸铁铸造或采用高强度尼龙 ***
建筑电气工程师考试项目
我今年九月份刚刚考过注册电气工程师,考试分两个方向,建筑电气专业一般考供配电方向,考试分为基础及专业两部分,之一部分基础考试,分为公共基础和专业基础,本科毕业就可以基础。专业考试需要从事本专业工作4年时间方能考试。专业考试为开卷,分两大科,每天为一科,每科有一个通过线。之一天是基础知识的考试。上午、下午各70道题(必答),单选题各50题,每题1分;多选题各20题,每题2分,之一天分值为180分。第二天是专业案例的考试。上午是25道小题(几道大题共25道小题),主要考实际能力。下午是50题选25题。
勘察设计注册工程师资格考试
公共基础试题配置说明
I.工程科学基础(共78题)
数学基础 24题 理论力学基础 12题
物理基础 12题 材料力学基础 l2题
化学基础 10题 流体力学基础 8题
Ⅱ.现代技术基础(共28题)
电气技术基础 12题 计算机基础 l0题
信号与信息基础 6题
Ⅲ.工程管理基础(共14题)
工程经济基础 8题 法律法规 6题
注:试卷题目数量合计120题,每题1分,满分为120分。考试时间为4小时。
专业考试配置说明:
电路与电磁场 18题
模拟电子技术和数字电子技术 12题
电气工程基础 30题
合计60题,每题2分。考试时间为4小时。
上、下午总计180题,满分为240分。考试时间总计为8小时。
2011年考试增加了电路的题量,减少了电气工程基础的题量。
专业考试 考得比较细 安全 环境保护与节能 负荷分级及计算 110kV及以下供配电系统 .110kV及以下变配电所所址选择及电气设备布置 短路电流计算 110kV及以下电气设备选择 35kV及以下导体、电缆及架空线路的设计 110kV及以下变配电所控制、测量、继电保护及自动装置 变配电所操作电源 防雷及过电压保护 接地 照明 电气传动 建筑智能化
可见建筑电气是专业考试的一部分。
电气工程师笔试题目
一般笔试重点测试考生的政策理论水平、分析解决实际问题的能力和文字表达能力等综合素质。题型主要包括论述题、案例分析题、公文处理、对策性文章等形式。归纳起来就是读材料,看材料中反映了什么问题,然后提出解决问题的办法。考试时间一般是2.5-3小时,3-4道题。案例分析题可能会有两问,公文写作每年公文种类不定,有时是通知,有时是调研报告,有时又是会议纪要,有时会是公文改错题等等,大作文一般是对策性论文,就是写怎么办的文章。分值分布一般是案例分析30-40分(2道题左右),公文写作(1道题)20-30分,对策性论文(1道题)40分。
具体的范文模板
链接:
?pwd=iynn 提取码: iynn
应聘,电气类 自动化类 笔试题目
数字电路
1、同步电路和异步电路的区别是什么?(仕兰微电子)
2、什么是同步逻辑和异步逻辑?(汉王笔试)
同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。
3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)
线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现,由于不用 oc门可能使灌电流过大,而烧坏逻辑门。 同时在输出端口应加一个上拉电阻。
4、什么是Setup 和Holdup时间?(汉王笔试)
5、setup和holdup时间,区别.(南山之桥)
6、解释setup time和hold time的定义和在时钟信号延迟时的变化。(未知)
7、解释setup和hold time violation,画图说明,并说明解决办法。(威盛VIA
2003.11.06 上海笔试试题)
Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发 器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。 保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time 不够,数据同样不能被打入触发器。
建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信 号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现 metastability的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时 间,那么超过量就分别被称为建立时间裕量和保持时间裕量。
8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。(仕兰微 电子)
9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)
在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决 *** :一是添加布尔式的消去项,二是在芯片外部加电容。
10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试)
常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V。
11、如何解决亚稳态。(飞利浦-大唐笔试)
亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚
稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平
上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无
用的输出电平可以沿信号通道上的各个触发器级联式传播下去。
12、IC设计中同步复位与 异步复位的区别。(南山之桥)
13、MOORE 与 MEELEY状态机的特征。(南山之桥)
14、多时域设计中,如何处理信号跨时域。(南山之桥)
15、给了reg的setup,hold时间,求中间组合逻辑的delay范围。(飞利浦-大唐笔试)
Delay period - setup – hold
16、时钟周期为T,触发器D1的建立时间更大为T1max,最小为T1min。组合逻辑电路更大延
迟为T2max,最小为T2min。问,触发器D2的建立时间T3和保持时间应满足什么条件。(华
为)
17、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck-q,还有 clock的delay,写出决
定更大时钟的因素,同时给出表达式。(威盛VIA 2003.11.06 上海笔试试题)
18、说说静态、动态时序模拟的优缺点。(威盛VIA 2003.11.06 上海笔试试题)
19、一个四级的Mux,其中第二级信号为关键信号 如何改善timing。(威盛VIA
2003.11.06 上海笔试试题)
20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,
使得输出依赖于关键路径。(未知)
21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优
点),全加器等等。(未知)
22、卡诺图写出逻辑表达使。(威盛VIA 2003.11.06 上海笔试试题)
23、化简F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛)
24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-
well process.Plot its transfer curve (Vout-Vin) And also explain the
operation region of PMOS and NMOS for each segment of the transfer curve? (威
盛笔试题circuit design-beijing-03.11.09)
25、To design a CMOS invertor with balance rise and fall time,please define
the ration of channel width of PMOS and NMOS and explain?
26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?(仕兰微电子)
27、用mos管搭出一个二输入与非门。(扬智电子笔试)
28、please draw the transistor level schematic of a cmos 2 input AND gate and
explain which input has faster response for output rising edge.(less delay
time)。(威盛笔试题circuit design-beijing-03.11.09)
29、画出NOT,NAND,NOR的符号,真值表,还有transistor level的电路。(Infineon笔
试)
30、画出CMOS的图,画出tow-to-one mux gate。(威盛VIA 2003.11.06 上海笔试试题)
31、用一个二选一mux和一个inv实现异或。(飞利浦-大唐笔试)
32、画出Y=A*B+C的cmos电路图。(科广试题)
33、用逻辑们和cmos电路实现ab+cd。(飞利浦-大唐笔试)
34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E)。(仕兰微电子)
35、利用4选1实现F(x,y,z)=xz+yz’。(未知)
36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(实际上就是化
简)。
37、给出一个简单的由多个NOT,NAND,NOR组成的原理图,根据输入波形画出各点波形。
(Infineon笔试)
38、为了实现逻辑(A XOR B)OR (C AND D),请选用以下逻辑中的一种,并说明为什
么?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知)
39、用与非门等设计全加法器。(华为)
40、给出两个门电路让你分析异同。(华为)
41、用简单电路实现,当A为输入时,输出B波形为…(仕兰微电子)
42、A,B,C,D,E进行投票,多数服从少数,输出是F(也就是如果A,B,C,D,E中1的个数比0
多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制。(未知)
43、用波形表示D触发器的功能。(扬智电子笔试)
44、用传输门和倒向器搭一个边沿触发器。(扬智电子笔试)
45、用逻辑们画出D触发器。(威盛VIA 2003.11.06 上海笔试试题)
46、画出DFF的结构图,用verilog实现之。(威盛)
47、画出一种CMOS的D锁存器的电路图和版图。(未知)
48、D触发器和D锁存器的区别。(新太硬件面试)
49、简述latch和filp-flop的异同。(未知)
50、LATCH和DFF的概念和区别。(未知)
51、latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的。
(南山之桥)
52、用D触发器做个二分颦的电路.又问什么是状态图。(华为)
53、请画出用D触发器实现2倍分频的逻辑电路?(汉王笔试)
54、怎样用D触发器、与或非门组成二分频电路?(东信笔试)
55、How many flip-flop circuits are needed to divide by 16? (Intel) 16分频?
56、用filp-flop和logic-gate设计一个1位加法器,输入carryin和current-stage,输出
carryout和next-stage. (未知)
57、用D触发器做个4进制的计数。(华为)
58、实现N位Johnson Counter,N=5。(南山之桥)
59、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制的呢?(仕兰
微电子)
60、数字电路设计当然必问Verilog/VHDL,如设计计数器。(未知)
61、BLOCKING NONBLOCKING 赋值的区别。(南山之桥)
62、写异步D触发器的verilog module。(扬智电子笔试)
module dff8(clk , reset, d, q);
input clk;
input reset;
input [7:0] d;
output [7:0] q;
reg [7:0] q;
always @ (posedge clk or posedge reset)
if(reset)
q = 0;
else
q = d;
endmodule
63、用D触发器实现2倍分频的Verilog描述? (汉王笔试)
module divide2( clk , clk_o, reset);
input clk , reset;
output clk_o;
wire in;
reg out ;
always @ ( posedge clk or posedge reset)
if ( reset)
out = 0;
else
out = in;
assign in = ~out;
assign clk_o = out;
endmodule
64、可编程逻辑器件在现代电子设计中越来越重要,请问:a) 你所知道的可编程逻辑器
件有哪些? b) 试用VHDL或VERILOG、ABLE描述8位D触发器逻辑。(汉王笔试)
PAL,PLD,CPLD,FPGA。
module dff8(clk , reset, d, q);
input clk;
input reset;
input d;
output q;
reg q;
always @ (posedge clk or posedge reset)
if(reset)
q = 0;
else
q = d;
endmodule
65、请用HDL描述四位的全加法器、5分频电路。(仕兰微电子)
66、用VERILOG或VHDL写一段代码,实现10进制计数器。(未知)
67、用VERILOG或VHDL写一段代码,实现消除一个glitch。(未知)
68、一个状态机的题目用verilog实现(不过这个状态机画的实在比较差,很容易误解
的)。(威盛VIA 2003.11.06 上海笔试试题)
69、描述一个交通信号灯的设计。(仕兰微电子)
70、画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱。(扬智电子笔试)
71、设计一个自动售货机系统,卖soda水的,只能投进三种硬币,要正确的找回钱
数。 (1)画出f *** (有限状态机);(2)用verilog编程,语法要符合fpga设计
的要求。(未知)
72、设计一个自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考虑找零:(1)
画出f *** (有限状态机);(2)用verilog编程,语法要符合fpga设计的要求;(3)设计
工程中可使用的工具及设计大致过程。(未知)
73、画出可以检测10010串的状态图,并verilog实现之。(威盛)
74、用F *** 实现101101的序列检测模块。(南山之桥)
a为输入端,b为输出端,如果a连续输入为1101则b输出为1,否则为0。
例如a: 0001100110110100100110
b: 0000000000100100000000
请画出state machine;请用RTL描述其state machine。(未知)
75、用verilog ddl检测stream中的特定字符串(分状态用状态机写)。(飞利浦-大唐
笔试)
76、用verilog hdl写一个fifo控制器(包括空,满,半满信号)。(飞利浦-大唐笔试)
77、现有一用户需要一种集成电路产品,要求该产品能够实现如下功能:y=lnx,其中,x
为4位二进制整数输入信号。y为二进制小数输出,要求保留两位小数。电源电压为3~5v假
设公司接到该项目后,交由你来负责该产品的设计,试讨论该产品的设计全程。(仕兰微
电子)
78、sram,falsh memory,及dram的区别?(新太硬件面试)
79、给出单管DRAM的原理图(西电版《数字电子技术基础》作者杨颂华、冯毛官205页图9
-14b),问你有什么办法提高refresh time,总共有5个问题,记不起来了。(降低温
度,增大电容存储容量)(Infineon笔试)
80、Please draw schematic of a common SRAM cell with 6 transistors,point out
which nodes can store data and which node is word line control? (威盛笔试题
circuit design-beijing-03.11.09)
81、名词:sram,ssram,sdram
名词IRQ,BIOS,USB,VHDL,SDR
IRQ: Interrupt ReQuest
BIOS: Basic Input Output System
USB: Universal Serial Bus
VHDL: VHIC Hardware Description Language
SDR: Single Data Rate
建筑电气职称**笔试题的介绍就聊到这里吧,感谢你花时间阅读本站内容,更多关于建筑电气试题及答案、建筑电气职称笔试题的信息别忘了在本站进行查找喔。